doi:10.3772/j.issn.1002-0470.2023.12.003

# MACO:基于访存视角的卷积网络自动代码优化<sup>①</sup>

张晓扬<sup>②\*\*\*</sup> 肖俊敏<sup>③\*</sup> 姚家树<sup>\*\*\*</sup> 谭光明<sup>\*</sup>

(\*中国科学院计算技术研究所高性能计算机研究中心 北京 100190)(\*\*中国科学院大学 北京 100049)

摘要 推理自动优化一直是人工智能(AI)与系统结构领域交叉的研究重点,但以访存为出发点的自动优化研究方案较少。本文从全局和局部两方面出发,针对数据布局和内核的自动优化问题,以访存的视角对卷积神经网络(CNN)自动代码优化中优化时间成本 过高的问题进行研究。为有效分析访存,本文改进了经典的红蓝卵石访存模型的建模方法,提出了新的 L/O 下界估计方法,降低了多阶段复合算法的下界估计难度,并基于改进 后的模型估计了卷积的 L/O 下界。根据卷积下界估计的结论,本文对数据流进行合理设 计,有针对性地优化了自动模板生成技术下巨大的搜索空间,避免了大量无效搜索过程, 使内核搜索效率较在未经优化的搜索空间中得到显著加速,并在一般性的卷积参数下较 cuDNN 有平均2.24倍的性能提升,保证了内核性能。同时本文借助神经网络实现了不同 数据布局下的卷积性能预测,R2 得分高于传统机器学习模型,且在 ResNet-18、AlexNet 和 VGG-11 模型中采用基于数据布局回溯算法和预测模型的混合布局策略较默认布局策略 分别有 1.28 倍、1.32 倍和 1.29 倍的性能提升。

关键词 内存优化;人工智能(AI);推理;数据布局;自动调优

0 引言

推理优化一直是人工智能(artificial intelligence, AI)与系统结构领域交叉的研究重点。随着智能物 联网产业的发展,越来越多的人工智能算法和智能 硬件应运而生,如何将海量算法和智能硬件有机结 合成为系统性能优化人员关注的问题。为实现应用 快速部署迁移的需求,大量研究开始关注自动优化 技术。同时,相比于硬件计算性能的高速发展,硬件 的内存性能提升较为缓慢,这也直接导致了现有的 硬件内存墙问题越来越严重,性能优化目标开始逐 步从计算优化过渡到访存优化。

卷积神经网络(convolutional neural network, CNN)

的自动优化技术通常包含 2 个方面:全局计算图优 化和算子内核优化。全局计算图优化是针对确定的 计算任务以及算子间的数据依赖影响,确定最合适 的算子搭配;算子内核优化是针对单个算子,确定特 定硬件平台上最合适的算子优化参数。从内存访问 的角度看,在全局图优化中存在的一个重要问题就 是数据布局的确定。由于具体的算子性能与数据布 局有相关性,且不同的算子间存在布局依赖性,所以 需要从全局角度确定性能最优的算子数据布局;而 在算子内核优化方面,由于自动优化技术多基于机 器学习驱动的迭代式搜索方式实现<sup>[1]</sup>,在没有专家 经验指导的搜索中会带来很多无效搜索,因此可以 从降低访存提高数据重用的角度给予性能优化搜索 的方向性指导。

① 国家自然科学基金(62172391,61972377,62032023,T2125013)和北京市科技计划(Z231100007423002)资助项目。

② 男,1993 年生,博士生;研究方向:计算机系统结构;E-mail: zhangxiaoyang@ncic.ac. cn。

③ 通信作者, E-mail: xiaojunmin@ict.ac.cn。 (收稿日期:2022-03-18)

针对以上2个访存相关的自动优化问题,目前 也开展了一些研究工作。Li 等人<sup>[2]</sup>最先针对图形处 理器(graphics processing unit,GPU)上的不同数据布 局的性能展开讨论,但其工作主要关注如何快速进 行多维数据布局的转换,而不关注应当何时进行数 据转换。Zhang 等人<sup>[3]</sup>提出了针对数字信号处理器 (digital signal processor, DSP)进行数据布局转换时 机决策的模型,但是基于分类预测模型在一定程度 上会造成全局性能的预测偏差。许浩博等人[4]提 出面向多任务的神经网络特征挖掘来重用计算以达 到性能提升的架构设计,但这一设计存在一定局限 性,如在单任务情况下不适用。而 Chen 等人<sup>[5]</sup>提出 的张量虚拟机(tensor virtual machine, TVM)框架, 完 全利用搜索算法和机器学习模型进行全空间的内核 优化搜索。Sabne<sup>[6]</sup>提出的加速线性代数(accelerated linear algebra, XLA) 框架则充分利用了手工优 化的经验实现内核级别的优化。吴林阳等人[7]从 数据布局、精度等方面提出运算与数据协同的深度 学习编译框架。这些框架的自动优化技术能够在一 定程度上达到人工优化的效果,提高模型高性能部 署的效率,但专家经验知识提取的优化模式限制了 自动优化技术的发挥空间,而基于搜索空间的极大 优化自由度又带来了难以接受的优化时间开销,如 何兼顾两者的优势,成为内核自动优化过程中非常 关键的问题。

1 相关背景

# 1.1 卷积数据布局

卷积在神经网络中是以张量形式存在的,张量 是一个多维的数组结构。由于内存是个二维存储结 构,所以对于多维数组来说,张量会以特定的顺序进 行数据排列,维度的排列先后顺序会决定数据在内 存中的组织形式,即对应不同的数据布局。卷积网 络中的张量通常包含4个维度,即待处理特征图数 量 N、特征图通道数 C、特征图宽度 W 和高度 H。这 些维度的排列组合带来了不同的数据布局,如 NCHW、NHWC、CHWN 等。如图1所示,逻辑视图 展示了一个 N=2(上下2个独立块)、C=2(每个独



立块叠放的 2 层)、W = 4、H = 3的四维张量逻辑结构, NCHW和 CHWN分别展示了张量逻辑结构在 2种数据布局下的映射关系(纹理——对应)。

## 1.2 内核自动优化技术

内核自动代码优化技术是指通过对专家经验的 归纳总结或者通过合理设计搜索空间,将优化手段 通过模式匹配或者搜索方法等方式自动应用到代码 优化中,以提高目标代码的性能,实现代码与硬件的 深度耦合。传统的代码优化是件劳动量较大的工 作,而自动优化技术的出现能够有效降低人力成本, 使代码的大规模部署成为可能。自动优化技术是学 术界和工业界都一直关注的问题。对于卷积算法而 言,常见的解决方案是对特定卷积算法进行模板设 计,预留一些可优化的参数轴,通过调优的方式在预 留的参数组合空间内来确定合适的参数组合,如 TVM<sup>[5]</sup>,但模板设计需要一定的专业知识,这提高 了开发者的优化门槛,同时也将优化的空间限制到 了开发者的经验认知内。所以为了进一步释放自动 优化的空间,一些自动模板生成技术应运而生,如 Ansor<sup>[8]</sup>是通过规则匹配的方式,根据算法的简单描 述自动生成多种模板进行内核搜索,如采取不同的 循环顺序、选择不同的并行深度等等。图2所示的 是两类基于搜索的自动优化技术路线的差异。



图 2 基于模板的自动优化与自动模板生成技术

## 1.3 红蓝卵石访存通信模型

红蓝卵石游戏模型是由 Hong 和 Kung<sup>[9]</sup>于 1981 年提出的一个两级内存访问模型。这一模型可以对 算法访存的下界进行估计,而访存下界可以用于指 导算法的数据流设计,进而为算法的内核实现提供 优化方向。

红蓝卵石游戏模型所设计的游戏是基于一个描述算法操作过程的有向无环图进行的。令 *G*(*V*, *E*)为有向无环图的符号表示,其中 *V* 表示算法操作的顶点集合,*E* 表示 2 个操作的依赖关系的边集。如果 *G*(*V*, *E*)满足以下 4 个属性,那么满足这些属性的划分则被称为 S-划分。

属性 1:*V* 被划分为 *h* 个子集 (*V*<sub>1</sub>, *V*<sub>2</sub>,……, *V<sub>k</sub>*), 满足 *V<sub>i</sub>* 之间互不相交,但它们的并集是 *V*。

属性 2:对于每个  $V_i$ ,都有一个最多包含 S 个顶 点的支配集  $D_i \circ D_i \neq V$ 的一个节点子集,使得从 G 的输入到  $V_i$ 的节点的任何路径都包含  $D_i$ 中的一些 节点。

属性 3: *V<sub>i</sub>* 的最小集被定义为 *V<sub>i</sub>* 中没有任何属于 *V<sub>i</sub>* 的顶点的顶点集。

属性4: V1, V2, ……, Vb 之间没有循环依赖。

下面的定理描述了基于 S-划分模型的通信下 界 Q:

 $Q \ge S \cdot (P(2S) - 1) \tag{1}$ 

2 问题与挑战

## 2.1 卷积网络数据布局的全局规划问题

数据布局反映的是数据在内存中的排布方式, 其差异会影响到数据的局部性特征,进而带来不同 的访存读写效率,从而影响卷积的计算效率。而这 种数据局部性特征,由于卷积张量的参数维度不同, 在不同卷积层上的表现是不同的。图 3 所示的是 AlexNet<sup>[10]</sup>对应 5 层卷积在 CUDA(compute unified device architecture)平台上 2 种数据布局下的性能表 现,可以看到其中的性能差别<sup>[4]</sup>。

这些性能差距不仅来源于卷积核本身,也来源 于卷积输入数据和输出数据的张量布局。图4展示 了卷积神经网络中张量计算的关系。



图 3 AlexNet 不同卷积层在不同数据布局下的性能表现



在卷积神经网络中,张量以四维结构呈现,虽然 计算过程包含了3个张量共计12个维度的计算关 系,但从图中可以发现,并非所有维度都是独立的变 量。输出通道取决于卷积核的数量,而权重张量的 通道数一般等于输入张量的通道数,输出张量与输 入张量有如下对应关系:

输出高度 / 宽度

=「<u>输入高度 / 宽度</u> - 权重高度 / 宽度 + 1 跨步

其中跨步表示2次卷积计算的跨度大小。由于张量 是多维数据结构,而内存是二维数据结构,所以张量 需要从高维转化为低维将数据存放到内存中,而不 同的存放顺序决定了数据计算时的连续性。

由于不同层的数据局部性表现不同,如果相邻

层的最优数据布局不一致,则需要损失某些层的性 能,或进行布局转化,但布局转化又会带来额外的时 间开销。对于整个网络而言,为了避免过多的数据 布局转换开销,需要合理安排各个层的数据布局,以 充分挖掘网络的整体性能。目前已有不少研究工作 针对 GPU 的数据布局进行研究, 如 Majeti 等人<sup>[11]</sup> 探讨了中央处理器(central processing unit, CPU) + GPU 混合架构的布局自动调整问题。Weber 和 Goesele<sup>[12]</sup>尝试对 CUDA 应用程序的数据布局和内 核优化配置进行自适应优化。Zheng 等人<sup>[13]</sup>应用数 据布局优化来提高 GPU 上长短期记忆网络-循环神 经网络(long-short-term memory recurrent neural network\_LSTM RNN)的性能。但如何从全局角度决策 网络层的数据布局,仍然是个有挑战性的问题。因 为转换开销的存在,全局的数据布局搭配不再是简 单的线性叠加问题。而为了能够合理决策网络层的 数据布局,并且将这一数据布局对全局的影响加以 刻画,则需要对相应层的性能进行预测,但对于连续 域的时间预测问题,精准预测又较困难。

### 2.2 算子内核的自动优化问题

对于卷积神经网络而言,算子的内核优化主要 针对卷积。卷积是卷积神经网络中计算量最大的部 分,也是访存行为最复杂的部分。卷积算子优化是 根据计算特点和硬件架构,对算子计算代码进行针 对性改进以提升算子运算效率的工作。目前的卷积 优化多基于人工优化,许多大型硬件厂商为了提高 相应算法在自家平台上的性能表现,也提供了平台 专用的算子内核集合,如目前主流的 CPU、GPU 硬 件厂商如 Nvidia、Intel、ARM、AMD 等,都通过提供 适合自身硬件的算子库来支持 AI 网络模型算子内 核的加速,同时也有一些硬件平台会有第三方开发 者进行支持,如尹宁<sup>[14]</sup>借助 OpenBLAS 为龙芯平台 构建优化了深度学习算子库。但由于这些优化手段 的针对性较强,对于新型网络或者不常用的卷积会 存在一定的优化短板,表现出长尾效应。图5展示 了 CUDA 的深度神经网络 (CUDA deep neural network,cuDNN)与TVM 调优结果的性能对比,可以发 现 cuDNN<sup>[15]</sup>库在部分卷积中性能表现较好,而在另 外一些卷积下却难以发挥出性能。这主要是因为很

多优化手段是针对于常见卷积,而这些优化具有一定的滞后性,所以在算法和模型日新月异的发展趋势下,现有优化库的稳定性会导致软件和硬件之间的差距难以快速被填补。因此,基于平台和模型的内核自动优化技术成为解决这一问题的重要途径。



自动优化技术虽然能够加速填补算法与硬件之间的性能沟壑,摆脱繁重的人力工作,但自动优化技术的应用仍旧存在很大的问题,其中之一就是巨大的参数搜索空间所带来的巨大优化开销。图6展示了AlexNet在TVM框架内的部分卷积参数搜索空间,可以看到搜索空间可达千万级别。而基于搜索的参数优化方法对运行时对数据反馈依赖很大,因此在如此海量的空间内获取一个性能较好的内核实现是非常耗时的。由于这一优化过程包含搜索、编译、测试等环节,在不剪枝搜索空间的情况下,很难通过简单的设备叠加来实现搜索效率的提高。而对于如Ansor这类自动模板生成的优化方法而言,TVM的搜索空间仅仅是其中的一个子集,所以虽然这些方法给了更大的优化空间和优化机会,但同时



也引入了更大的搜索开销,为自动优化技术的推广 带来了障碍。

为了既能保留优化机会,同时又可以降低搜索 开销,本文基于卷积核复杂的内存读写行为进行建 模,并将建模结果应用到自动优化的过程中,以基于 访存角度给予搜索空间合理的设计方向,能够有助 于在缩减搜索空间的同时,提高搜索效率,并保证搜 索的内核性能。

红蓝卵石游戏模型是进行算法访存下界估计的 经典模型,利用这一模型能够确定更合适的搜索空 间设计方向,有效降低不必要的搜索过程。然而,这 一模型进行多阶段算法分析时难度很大。因为一般 的红蓝卵石模型只适用于一个单一的计算过程,而 对于卷积这类包含多阶段的问题,如果直接应用原 始方法,会在不同阶段转换的过程中带来冗余的数 据写回和读取操作。因此,在这种情况下,通过简单 的数学证明来获取访存的通信下界是难以完成的. 所以需要针对卷积算法分析发展更合适的推导方 法。

# 2.3 主要解决的问题

根据上述分析,本文从全局图优化和算子优化 角度出发,提出了布局规划和内核优化2个方面的 研究.具体优化流程如图7所示。



图 7 卷积网络的优化流程

在内核优化方面,本文力求从访存角度减少自 动优化的搜索开销,高效地获得最优化的代码;而在 布局规划方面,本文旨在通过算法设计和预测模型 来获取合理的全局内存数据布局方案,以将自动优 化后的内核进行有效的搭配,实现全局性能上的最 优。本文的具体研究贡献如下。

(1)在算子内核优化层面,从访存行为特征出 发,重新发展了传统的红蓝卵石模型,以适应多阶段 算法的通信下界建模。借助提出的建模方法,对卷 积的多阶段算法 I/O 下界进行分析,为卷积内核的 优化方向提供参照标准。在这一结论的指导下,进 行合理的数据流设计,进而从数据读写的角度提高 卷积算法计算的数据局部性,提高数据重用率。并 将这一数据流设计的条件,应用到自动模板生成技 术中,以降低海量搜索空间所带来的巨大开销,为自 动优化技术的应用扫清障碍。

(2)在全局图优化层面,针对全局数据布局决 策需要性能预测为指导的问题,设计能够进行性能 预测的数据布局分析模型,减少实际测试带来的优 化开销,提出全局数据布局的规划算法,采用混合数 据布局的方式来充分发挥卷积网络各层的性能。

恭积内核生成方法优化 3

对于卷积内核的自动优化,本文旨在进行合理 的优化空间设计,并基于最先进的自动模板生成技 术,从访存角度改进模板生成时的优化搜索空间。 首先需要解决的问题是如何获得一个科学的访存最 优下界:然后基于访存最优下界进行数据流的设计: 最后根据数据流合理设计优化搜索空间。

红蓝卵石模型是建立最优访存下界的经典模 型,但传统的红蓝卵石模型更适合于单阶段算法。 对于卷积这类多阶段复合算法而言,直接推断 P(S)是十分困难的,因此需要对这一方法加以改 进。本文采取对 P(S) 的下界进行估计的方法,对 于一个有向无环图 G(V,E),这里使用符号 |· |来 表示任意集合的顶点数目,例如1VI表示集合 V 中 的顶点数量。令 $\mathbb{P}_s$ 为包含有向无环图 G(V, E) S-划分所有可能性的集合,并且每个₽。中的元素表示 一些 G(V, E) 的 S-划分。令

$$H(S) = \min_{|V_1, \dots, V_h| \in \mathbb{P}_S} \frac{|V|}{\max_{1 \le i \le h} |V_i|}$$
(2)

H(S) 表示 G(V,E) 任一 S-划分集合数量的下 界。根据 P(S) 的定义,结合式(1)和(2),Q 可表 示为

 $Q \ge S \cdot (P(2S) - 1) \ge S \cdot (H(2S) - 1)$ (3)

因此,只需估计 H(2S) 而非 P(2S)。由于 H(S)依赖于  $\max_{1 \le i \le h} | V_i |$  的值,所以对  $V_i$  的细粒度分析是 关键。

如果能找出  $V_i$  与 G(V,E) 所有子计算的关系, 那么估计  $V_i$  的顶点数量成为可能。在推断  $V_i$  上界 之前,首先记  $G_j(U_j, E_j)$  为 G(V,E) 一个多阶段划 分中任一子图对应的子计算,那么该子计算的输入 顶点必须是  $G_{j-1}(U_{j-1}, E_{j-1})$  输出顶点,且  $U_j$  内部顶 点集互不相交。

现在的目标是估计 |  $V_i$  | 的最大值。为了方便 表示,记  $U_j$  的输出集合为  $\overline{O}_j$ , $V_i$  的支配集记作  $D_i$ 。 此处定义最大顶点生成函数。对于给定的任意整数 k 和第i 个子计算,定义的最大顶点生成函数如下:

 $\varphi_i(k) = \max_{i} | \Theta(D) \cap U \cap U_i |$ (4)

 $\psi_i(k) = \max_{u} | \Theta(D) \cap U \cap \widetilde{O}_i | \tag{5}$ 

其中,  $| \Theta(D) \cap U \cap U_j |$ 和  $| \Theta(D) \cap U \cap \tilde{O}_j |$ 分 别表示由支配集 D在 2 个顶点集合  $U \cap U_j$ 和  $U \cap \tilde{O}_j$ 中生成的顶点数量。显然,  $\varphi_j$ 和  $\psi_j$ 提供了  $U_j$ 和  $\tilde{O}_j$ 中的顶点数量上界估计,这些顶点是由满足  $| D \cap U_j |$ +  $| \Theta(D) \cap \tilde{O}_{j-1} | \leq k$ 条件的D生成的。

此外,通过最大生成函数 $\varphi_i \ \pi \psi_j$ 可获得强有力的分析方法来估计 $V_i \cap U_j \ \pi V_i \cap \tilde{O}_j \ p D_i$ 生成的顶点数。基于此,对任意S-划分G(V,E)的 $|V_i|$ 有一个上界:

$$T(S) = S + \max_{\sum_{j=1}^{n} k_{j} \leq S} (\varphi_{1}(k_{1}) + \varphi_{2}(k_{2} + \psi_{1}(k_{1})) + \cdots + \varphi_{n}(k_{n} + \psi_{n-1}(k_{n-1} + \psi_{n-2}(k_{n-2})) + \psi_{1}(k_{1})))))$$

$$(6)$$

假设有向无环图 *G*(*V*, *E*) 描述了一个 *n* 阶段 算法。所有子计算都对应于一个有向无环图的多阶 段划分。给定大小为 *S* 的快速内存,为了实现整个 算法的计算,在快速内存和慢速内存之间的 *L*/O 操 作数 *Q* 满足:

$$Q \ge S \cdot \left(\frac{\mid V \mid}{T(2S)} - 1\right) \tag{7}$$

虽然式(7)和(1)是相似的,但是对多阶段算法 而言估计 T 要比得到 P 更容易。

基于以上的多阶段算法分析方法,下面以直接 — 1258 — 卷积为例建立 I/0 下界。

图 8 展示了直接卷积的有向无环图 G(V,E)。 直接卷积包含 2 个阶段:通过输入图片和卷积核的 输入生成大量的乘积项;将乘积项相加形成一个基 于求和树的最终输出。求和树是一个树形结构的有 向无环图子图,除了输入顶点外,该树的其他顶点的 入度最多为 2,并且树的所有输入都会被累加到一 起并且只有一个输出。在求和过程之后就完成了直 接卷积。因此, G(V,E) 的多阶段划分可以被记作  $G(V,E) = G_1(U_1,E_1) \cup G_1(U_1,E_1),$ 对于直接卷 积的有向无环图,其顶点总数为

$$|V| = (2W_{ker}H_{ker}C_{in} - 1)W_{out}H_{out}C_{out} + W_{in}H_{in}C_{in}$$
$$+ W_{ker}H_{ker}C_{in}C_{out}$$



图 8 直接卷积的有向无环图

对于不同的滑动窗口,在一个输入图像中每个 输入(元素)的最大重用数记作 *R*,它的值是 *R* =  $\frac{W_{ker}H_{ker}}{\mu^2}$ ,  $\mu$  是跨步的大小。对于直接卷积这一两阶 段的算法,可以证明  $\psi_1 = \varphi_1, \varphi_1(k_1) \leq 2S \sqrt{Rk_1}$ , 并且  $\varphi_2(k_2) \leq k_2 - 1$  对于任何整数  $k_1$  和  $k_2$  都是可 用的,这可以用于估计 *T*(*S*)。

对于直接卷积, *T*(*S*) ≤ 4*S* √*RS* + *S* − 1, 建立 I/O 直接卷积的下界为

$$Q_{\text{lower}}DC = \Omega \left( \frac{W_{\text{ker}}H_{\text{ker}}C_{\text{in}}W_{\text{out}}H_{\text{out}}C_{\text{out}}}{4\sqrt{2RS}} \right)$$
(8)

借助等式(8)中的通信下界可以建立近似 I/O 最优策略方法。在提出的一般 I/O 下界理论中,根 据式(6)可知,L/O下界结果的最高阶项必定由某个  $\varphi_j$ 决定。以直接卷积为例,  $\varphi_2$  决定了L/O下界的最 高阶项,也就是  $\varphi_2$  指向了涉及L/O操作最多的过程。 这说明需要针对直接卷积的第2阶段进行优化。 $\varphi_2$ 指明应该用求和树上最少的输入得到最多的输出, 即充分利用求和树的输入。而求和树上的输入来源 于第1阶段的乘积顶点,也就是数据流设计应该将 有效片上内存尽量分配给这些乘积顶点。由于直接 卷积沿通道方向的数据只计算一次,所以不需要在 通道方向上分配更多额外空间,只需要让输入图像 的宽、高和卷积核数量维度上能够有更高的相互复 用率,对应于最终输出就是其宽、高、通道维度。

图 9 展示了一个大小为  $x \times y \times z$  的输出图像的 子块(输出张量深色部分)。为了达到最小的片外 内存访问,本文倾向于令 xyz 的结果逼近 S/N<sub>a</sub>,其 中 $N_a$ 是处理核心的数量。为了计算出子块 $x \times y \times z$ 的结果,需要对应于 x' × y' 位置的所有通道维度的 输入以及与部分输出通道相关联的 z 个卷积核, 如 图9所示。由于片上内存受限而且需要用于存储尽 可能多的输出结果,所以在加载图片输入和卷积核 的时候,需要连续加载而不是一次性加载到快速内 存中。在每个阶段,输入图片  $x' \times y' \times \alpha$  的一部分 和相应的z个卷积核权重 $H_{ker} \times W_{ker} \times \alpha$ 被加载到片 上内存中。由于输入的第 i 通道仅能够被权重的第 *i* 层通道重用,所以为了保证输出子块在有限的片上 内存中能够尽可能大,令 $\alpha = 1$ ,也就是说数据流设 计要求以固定的通道数加载 x' × y' 贴片并沿着通道 维度的方向滑动。将  $x' \times y'$  的输入贴片和相应的 z 卷积核权重加载到片上内存后,可以对输出子块执 行部分和的计算。



为了更新整个输出子块,需沿通道方向连续滑 动  $x' \times y'$  输入块,并加载相应的输入和权重,执行部 分更新。因此,更新每个输出子块只需要从片外内 存加载所需的输入和权重到片上内存一次。同时, 不同子块由  $N_p$  处理器并行地处理。在数据流设计 中,共有 ( $W_{out}H_{out}C_{out}$ )/(xyz) 个输出子块。为更新 每个子块,需从输入图像中输入  $x'y'C_{in}$  个元素,从z个卷积核中输入  $W_{ker}H_{ker}C_{in}z$  个元素。由于 R = $W_{ker}H_{ker}/\mu^2, x' \approx \mu x, y' \approx \mu y,$ 数据读入 I/O 为

$$\begin{split} Q_{DC \text{ reading}} &\approx \frac{H_{\text{out}} W_{\text{out}} C_{\text{out}}}{xyz} \Big( H_{\text{ker}} W_{\text{ker}} C_{\text{in}} \Big( z + \frac{xy}{R} \Big) \Big) \\ &\geqslant H_{\text{out}} W_{\text{out}} C_{\text{out}} H_{\text{ker}} W_{\text{ker}} C_{\text{in}} \Big( 2 \sqrt{\frac{1}{Rxyz}} \Big) \end{split}$$

其中,当且仅当 xy = Rz 时等式成立。基于  $R = W_{ker}H_{ker}/\mu^2, x' \approx \mu x, y' \approx \mu y, xy = Rz$ 条件的要求使 得  $x'y' = zW_{ker}H_{ker\circ}$ 它决定了每个  $x' \times y'$  贴片的最 优尺寸。此外,存储输出 L/O 是  $H_{out}W_{out}C_{out\circ}$ 当 xyz $\approx S/N_p$ 且 xy = Rz 时, L/O 的总量为

$$\begin{split} Q_{DC} &\approx \frac{2H_{\text{out}}W_{\text{out}}C_{\text{out}}H_{\text{ker}}W_{\text{ker}}C_{\text{in}}}{\sqrt{RS/N_p}} + H_{\text{out}}W_{\text{out}}C_{\text{out}} \\ \\ & \text{m} \mathbb{R}N_p = 1 \ \underline{\mathbb{H}} \frac{H_{\text{ker}}W_{\text{ker}}C_{\text{in}}}{\sqrt{SR}} >> 1, \\ & \text{m} \text{M} \text{Ki} \text{Ki} \text{Ki} \\ \end{split}$$

达到 L/O 下界。因为 S 在卷积网络的应用中一般不 大于 kB 级别,所以很容易满足条件。

基于以上数据流设计,本文用科学的指导方法 进行搜索空间合理剪枝。根据数据流给出的最优性 条件,将其应用于自动模板生成技术中。通过将最 优性条件应用到模板调度设计的过程中,模板的自 动生成被限制到科学范围内,从而降低后续搜索带 来的时间开销和硬件开销,而且也保证了在此空间 内性能参数搭配的合理性。具体过程如图10所示。



图 10 最优性条件的模板设计剪枝优化

# 4 全局卷积数据布局优化

为了挖掘网络的全局性能,发挥出自动调优后 的卷积性能,需要确定每层卷积最合理的数据布局, 因层制宜,所以本文采取混合张量布局策略,允许不 同卷积层选择不同的张量布局。但由于不同的张量 布局之间存在转换开销,因此需要从全局层面来决 策整个张量布局的搭配。由于卷积网络通常较深, 所以其对应的搭配空间较大,在自动进行布局规划 的过程中,需要尽可能全面且迅速地判断规划方案 的性能,进而做出最优决策。张量布局的规划算法 过程如算法1所示。

#### 算法1 混合张量布局策略

**输入**:全局张量维度信息 T (第 i 层信息表示为  $T_i$ ),可选 内存数据布局 L (第 i 种内存数据布局表示为  $L_i$ ); **输出**:全局张量布局洗择结果 *Ans* 

- 1. Ans = [], Res = [] // 存储最终输出结果和临时结果
- Consume = INT \_ MAX, ConsumeNow = 0 // 总耗时和 当前耗时初始化
- 3. LayoutChoice(Res, L) // 调用回溯函数
- 4. return Ans//返回最终数据布局方法
- 5. def LayoutChoice(Res, L): //回溯函数
- ConsumeNow + = Time(T<sub>i</sub>, L<sub>i</sub>) // 在 T<sub>i</sub> 层的参数下 选择 L<sub>i</sub> 后的当前耗时
- 7. if (*Res*[-1]. *format*! = *L<sub>i</sub>*): //相邻层布局不同
- 8. ConsumeNow + = Trans(Res[-1]→L<sub>i</sub>) // 加入转换 开销
- 9. if (ConsumeNow > = Consume): //超时退出
- 10. return
- 11. else if (ConsumeNow < Consume): //未超时
- 12. If (*Res. size*() = = *T. size*()): //遍历完毕保存方案
- 13. Consume = ConsumeNow // 总耗时
- 14. Ans = Res // 方案结果
- 15. return
- 16. for L<sub>i</sub> in L: //遍历方案
- 17. Res.  $add(L_i)$
- 18.  $LayoutChoice(Res, L_i)$
- 19. Res. remove( $L_i$ )
- 20. ConsumeNow- = Time $(T_i, L_i)$  //恢复回溯前的耗时

可以发现,算法1可以全面地考虑不同的情况, 并及早对不合适的规划设计采取终止搜索行为。而 效率方面,在于当确定相应规划策略时所获得的性 — 1260 — 能表现,也就是解决各层的性能预测问题。获得张 量布局的性能最自然的方法是对设备相关的所有内 存访问操作进行建模,并与不同张量布局的量化时 间进行比较。但这种内存访问模型的建模难度大, 同时由于计算行为还受到运行时其他因素的影响, 所以准确性难以保证。因此,在实际情况中对所有 操作进行建模是难以实现的。

为了更加准确地对不同层的合理数据进行标记,需要采取更加具备泛化能力的方法来获取张量 布局的确定标准。同时,由于是全局优化问题,在很 多设备上需要考虑张量布局的转化开销,因此无法 简单地选择各层最好的张量布局,这就要求标准的 获得以数值预测为好。

采用机器学习模型进行建模不失为一种泛化能 力较强的方法。但机器学习的方法众多,且机器学 习方法难以在数值预测上达到良好的性能。因此, 本文选择采用神经网络架构搜索的方法进行模型的 构建,以获得高精度的预测模型。

本文模型是基于自动优化后的内核数据训练而 来的,具体的输入参数包括数据布局的编号、输入张 量维度、权重张量维度、输出张量维度、计算跨步等 等,以 R2 得分为评估目标,进行回归拟合。在使用 时,当获取到相关的卷积层参数后可在模型的帮助 下,获得不同数据布局编号下的性能预测结果。

本文的策略包含预处理和网络优化 2 个阶段。 预处理阶段提取卷积网络中各层的配置信息,并基 于算法 1 进行布局方案搜索,搜索过程中配合性能 预测方法进行决策,将获得的结果返回给卷积网络 进行合理的张量布局标记。部署卷积网络的设备根 据标记将权重张量提前进行转换,并将流式数据按 照相应层提前做好布局转换输出,如图 11 所示。



图 11 数据布局优化流程

#### 5 实验

# 5.1 数据布局模型测试

实验发现,相比于采用默认布局,采取模型决策 的布局能够显著减少推理用时,ResNet-18、AlexNet、 VGG-11的性能在采取模型决策后分别提升了 1.28 倍、1.32 倍、1.29 倍,如图 12 所示。

通过对不同算法的测试发现,在相同的训练数 据集下,支持向量机(support vector machine, SVM) 回归模型<sup>[16]</sup>、线性回归模型<sup>[17]</sup>、梯度提升回归树 (gradient boosted regression trees, GBRT) 回归模 型<sup>[18]</sup>对不同数据布局下卷积进行性能预测的 R2 得

20.0

17.5

15.0

12.5

10.0 7.5

> 5.0 2.5

> > 0

20.0

17.5

15.0

12.5

10.0

7.5

5.0

2.5

0

0

运行时间/ms

0

运行时间/ms

分分别为 0.162 584、0.312 771、0.897 487, 而借助 autoML<sup>[19]</sup>技术构建的模型 R2 得分为 0.998 412.如 图 13 所示。



图 13 不同模型的 R2 得分情况

众所周知, R2 得分的取值范围为[-1,1], 取 值越接近1表示模型的预测表现越接近最优<sup>[20]</sup>。 而在实际统计测试中也可以发现,通过神经网络模 型预测的时间结果与实际的性能差距并不大。如 图 14所示,在与表现最好的 GBRT 算法进行对比中 发现,预测的阈值(即发生预测错误时,选定布局与 最佳布局的性能差距)较大(即大于 0.01 ms)时,本 文的方法分布比例仅占2.2%,且最大性能预测差 距不超过0.05 ms, 而 GBRT 在预测阈值较大时的分

布比例占 5.6%, 且约 2.8% 的性能预测差距超过 0.05 ms。这说明GBRT方法的波动性大。由于布局



转换开销的存在,当性能预测的差距较小时对全局 的性能影响不大,而在性能预测差距较大时产生的 影响会显著提高。因为在全局数据布局预测时,模 型预测的稳定性比较重要,所以应当尽量避免较大 性能预测差距。

# 5.2 内核性能测试

图 15 展示了自动优化卷积相较于 cuDNN 的性能提升,可以看出,无论是 NCHW 还是 NHWC 布局

的卷积,其性能较原始相比都有显著提升,整体加速 比为 2. 24 倍。其中,当卷积宽度和高度较小时,在 单批次的情况下性能提升更加明显,随着卷积宽度 和高度的增大,加速效果开始下降。同样地,当卷积 的输出通道数增加时,性能的提升效果开始下降。 这说明随着卷积的增大,设备更容易发挥出计算性 能,原始的优化难度降低。



同时,由于搜索空间在经过数据流重新设计后 获得了剪枝,避免了大量无效的搜索过程,因此本文 的方法相比于原始的搜索空间,搜索效率得到了提 升。尤其在搜索的初始阶段,性能提升较快,说明本 文的方法搜索起点更好。随着搜索过程的进行,本 文的方法能够更快地找到一个性能更好的内核优化 方案,如图 16 所示。



命中率测试结果。观察发现,经过调优后的内核 L1 Cache 命中率要显著高于 cuDNN 卷积内核,这从侧 面印证了调优后的内核在数据重用方面的表现要优 于 cuDNN。



图 17 调优内核与 cuDNN 内核的 L1 Cache 命中比

# 5.3 端到端性能测试

图 18 展示了端到端的性能表现。当采取模型 决策的混合数据布局后,获得的网络模型性能显著 高于基准, ResNet-18、AlexNet、VGC-11 的性能分别 提升了 1.07 倍、1.62 倍、1.34 倍,说明这些自动优 化方法在端到端的性能提升上发挥了作用。



6 结论

本文改进了经典的红蓝卵石访存模型的建模方 法,通过提出新的访存下界估计方法,降低了多阶段 复合算法的建模难度,使卷积 I/O 下界的推导成为 可能。获得卷积 I/O 下界后,通过对卷积数据流的 合理设计,搜索空间得到了优化剪枝,并将其应用于 最新的自动模板生成方法的搜索空间设计中,通过 避免大量无效搜索来降低搜索时间的成本开销。而 对于全局的数据布局确定问题,通过神经网络架构 搜索技术设计的新型神经网络,配合数据布局回溯 算法,能够实现对卷积数据布局的预测和搭配。实 验证明,本文所使用的神经网络能够有效预测出不 同卷积的性能差异,并提供一个较为合理的数据布 局搭配方法,较默认的数据布局在多个网络上性能 均有1.3倍左右的提升。同时,经过对红蓝卵石模 型的改进,本文的方法成功获得了多阶段算法的访 存下界,并且经过访存分析后重新设计的数据流,能 够有效降低自动模板生成技术下的内核搜索空间. 降低搜索成本。在此基础上,本文获得的内核性能 得到了保证,其较 cuDNN 有 2.24 倍的加速,同时搜 索效率获得有效提升。

未来的工作主要包括两方面:一方面是全局方

面引入更多的优化维度,除卷积布局外,还可在图结构、算法等方面进行性能预测,以带来更大的全局优化空间;另一方面是局部优化上引入对算子融合等 情况下的空间设计以及更加简单的约束域推导方式。

#### 参考文献

- [1] 池昊宇, 陈长波. 基于机器学习的编译器自动调优综 述[J]. 计算机科学, 2022,49(1):241-251.
- [2] LI C, YANG Y, FENG M, et al. Optimizing memory efficiency for deep convolutional neural networks on GPUs
   [C] // Proceedings of the International Conference for High Performance Computing, Networking, Storage and Analysis. Salt Lake City: IEEE, 2016:633-644.
- [3] ZHANG X, XIAO J, ZHANG X, et al. Tensor layout optimization of convolution for inference on digital signal processor [C] // 2019 IEEE International Conference on Parallel & Distributed Processing with Applications, Big Data & Cloud Computing, Sustainable Computing & Communications, Social Computing & Networking (ISPA/BD-Cloud/SocialCom/SustainCom). Xiamen: IEEE, 2019: 184-193.
- [4]许浩博,王颖,王郁杰,等.面向多任务处理的神经网络加速器设计[J].高技术通讯,2021,31(5):457-463.
- [5] CHEN T, MOREAU T, JIANG Z, et al. TVM: an automated end-to-end optimizing compiler for deep learning
   [C] // The 13th USENIX Symposium on Operating Systems Design and Implementation. Berkeley: USENIX Association, 2018:578-594.
- [6] SABNE A. XLA: compiling machine learning for peak performance [EB/OL]. [2022-03-18]. https:// research.google/pubs/pub50530/.
- [7] 吴林阳,杜伟健,陈小兵,等.一种运算和数据协同 优化的深度学习编译框架[J].高技术通讯,2020,30 (2):120-125.
- [8] ZHENG L, JIA C, SUN M, et al. Ansor: generating high-performance tensor programs for deep learning[C]// The 14th USENIX Symposium on Operating Systems Design and Implementation (OSDI 20). Virtual Event: USENIX Association, 2020;863-879.
- [9] HONG J W, KUNG H T. I/O complexity: the red-blue pebble game[C] // Proceedings of the 13th Annual ACM Symposium on Theory of Computing. Milwaukee: Association for Computing Machinery, 1981:326-333.
- [10] KRIZHEVSKY A, SUTSKEVER I, HINTON G E. Ima-

geNet classification with deep convolutional neural networks [J]. Communications of the ACM, 2017,60(6): 84-90.

- [11] MAJETI D, MEEL K S, BARIK R, et al. Automatic data layout generation and kernel mapping for CPU + GPU architectures [C] // Proceedings of the 25th International Conference on Compiler Construction. Barcelona: Association for Computing Machinery, 2016:240-250.
- [12] WEBER N, GOESELE M. Adaptive GPU array layout auto-tuning[C] // Proceedings of the ACM Workshop on Software Engineering Methods for Parallel and High Performance Applications. New York: Association for Computing Machinery, 2016:21-28.
- [13] ZHENG B, NAIR A, WU Q, et al. EcoRNN: fused LSTM RNN implementation with data layout optimization [EB/OL]. [2022-03-18]. https://arxiv.org/pdf/1805. 08899. pdf.
- [14] 尹宁. 基于龙芯平台的深度学习算子库的构建与优化 [D]. 合肥:安徽大学, 2021:1-51.

- [15] CHETLUR S, WOOLLEY C, VANDERMERSCH P, et al. cuDNN: efficient primitives for deep learning[J]. [2022-03-18]. https://arxiv.org/pdf/1410.0759.pdf.
- [16] 孟田华, 卢玉和, 丁少军,等. 基于 SVM 的温度预测 回归模型[J]. 现代计算机, 2020(20):3-6,13.
- [17] KRÄMER W, SONNBERGER H. The linear regression model under test [M]. New York: Physica-Verlag HD, 2012:1-190.
- [18] PRETTENHOFER P, LOUPPE G. Gradient boosted regression trees in scikit-learn [EB/OL]. [2022-03-16]. https://hdl.handle.net/2268/163521.
- [19] ZIMMER L, LINDAUER M, HUTTER F. Auto-Pytorch: multi-fidelity meta learning for efficient and robust autoDL
   [J]. IEEE Transactions on Pattern Analysis and Machine Intelligence, 2021,43(9):3079-3090.
- [20] LEE K W, WON Y J, SONG Y B, et al. Development of machine learning ensemble model using artificial intelligence[J]. Journal of the Korean Society for Heat Treatment, 2021,34(5):211-217.

# MACO: memory-based automatic code optimization of CNNs

ZHANG Xiaoyang  $^{*\,**}$  , XIAO Junmin  $^*$  , YAO Jiashu  $^{*\,**}$  , TAN Guangming  $^*$ 

(\*High Performance Computer Research Center, Institute of Computing Technology,

Chinese Academy of Sciences, Beijing 100190)

(\*\* University of Chinese Academy of Sciences, Beijing 100049)

#### Abstract

Inference automatic optimization has been the focus of research at the intersection of artificial intelligence (AI) and system architecture fields. However, there are fewer optimization research schemes based on memory. In this paper, the high time cost of automatic optimization of convolutional neural networks (CNN) data layout and kernel is studied and discussed from the perspective of memory from both global and local aspects. To perform the access analysis efficiently, the classical red-blue pebble game is re-explored and a new method is proposed to estimation I/O lower bound which reduces the difficulty of lower bound estimation for multi-stage composite algorithms. This work analyses the convolutional I/O lower bound based on the improved model and re-designs the data flow with the estimated results. This work purposefully optimizes the huge search space under the auto-template generation technique to avoid a large number of invalid search processes, so that the kernel search efficiency is significantly accelerated compared with the unoptimized search space, and the performance is improved by an average of 2. 24 × compared with cuDNN with general convolutional parameters, which ensures the kernel performance. This work also implements the convolutional performance prediction under different data layouts with the help of neural networks, and the R2 score is higher than that of traditional machine learning models. The performance of the hybrid layout strategy based on data layout backtracking algorithm and prediction model has  $1.28 \times 1.32 \times$ , and  $1.29 \times$  improvement over the default layout strategy in ResNet-18, AlexNet, and VGG-11 models, respectively.

Key words: memory optimization, artificial intelligence (AI), inference, data layout, auto-tuning