文章摘要
平建军,王友仁,高桂军,孔德明,姚睿,张砦.数字演化硬件的函数级在线进化技术研究[J].高技术通讯(中文),2009,19(1):61~65
数字演化硬件的函数级在线进化技术研究
  修订日期:2008-03-21
DOI:
中文关键词: 演化硬件, 数字电路, 在线进化, 函数级进化
英文关键词: 
基金项目:
作者单位
平建军 南京航空航天大学自动化学院南京 
王友仁 南京航空航天大学自动化学院南京 
高桂军 南京航空航天大学自动化学院南京 
孔德明 南京航空航天大学自动化学院南京 
姚睿 南京航空航天大学自动化学院南京 
张砦 南京航空航天大学自动化学院南京 
摘要点击次数: 3302
全文下载次数: 1491
中文摘要:
      采用基于现场可编程门阵列(FPGA)模型的数字电路函数级在线自适应进化方法,提出了一种新的有效的进化策略:根据目标电路的功能组成将目标电路分解为多个子模块单元,然后对多个子模块单元分别进行进化设计,再利用子模块单元进行预期目标数字电路的在线进化,以降低每一级进化的染色体长度和提高收敛速度。以4×2乘法器电路为例,用这种方法成功实现了数字电路在线进化,结果表明,与逻辑门级进化方法相比,该方法改善了在线进化时存在染色体过长、收敛速度缓慢、测试评估困难的状况,收敛速度提高了5倍左右。
英文摘要:
      
查看全文   查看/发表评论  下载PDF阅读器
关闭

分享按钮