魏琦,韩丹丹,杨华中.采用预充开关运放的低功耗12位40MS/s流水线模数转换器[J].高技术通讯(中文),2010,20(3):292~297 |
采用预充开关运放的低功耗12位40MS/s流水线模数转换器 |
A low power 12 bit 40MS/s pipelined ADC with pre charged switched operational amplifier |
|
DOI: |
中文关键词: 流水线, 模数转换器(ADC), 开关运算放大器 |
英文关键词: pipeline, analog to digital converter (ADC), switched operational amplifier |
基金项目:863计划(2006AA01Z224)和国家自然科学基金(90307016)资助项目 |
作者 | 单位 | 魏琦 | 清华大学电子工程系电路与系统研究所;清华大学信息国家实验室 | 韩丹丹 | 清华大学电子工程系电路与系统研究所;清华大学信息国家实验室 | 杨华中 | 清华大学电子工程系电路与系统研究所;清华大学信息国家实验室 |
|
摘要点击次数: 2991 |
全文下载次数: 2548 |
中文摘要: |
设计了一个采用新型预充快速开启开关运放的低功耗12位40MS/s流水线模数转换器(ADC)。该转换器通过采用新型预充开关运放技术、采样保持电路消去结构、动态比较器和优化采样电容,大大降低了电路的功耗。电路设计采用18V 1P6M 018μm CMOS工艺,仿真结果表明,在40MS/s采样速率下,输入信号为19MHz时,无杂散动态范围(SFDR)为9015dB,信噪失真比(SNDR)为7298dB,功耗为279mW。 |
英文摘要: |
This paper presents a 12 bit 40Msample/s low power pipelined analog to digital converter (ADC) with a novel pre charged fast power on switched operational amplifier. The converter's low power consumption is realized by using the novel pre charged fast power on switched operational amplifier technique, the sample and hold amplifier (SHA) less architecture, the dynamic comparator and the optimization of the sampling capacitor size. The ADC is designed in a 18V 1P6M 018μm CMOS process. The simulation results indicate that the ADC exhibits the spurious free dynamic range (SFDR) of 9015dB, the signal to noise and distortion ratio (SNDR) of 7298dB and a power consumption of 279mW when the frequency of its analog input signal is 19MHz. |
查看全文
查看/发表评论 下载PDF阅读器 |
关闭 |